EDA:

Nytt sprang i design- og verifikasjonskapasitet

Cadences nye Palladium Z3 og Protium X3 åpner ny æra innen akselerert verifikasjon, programvareutvikling og digitale tvillinger, mener selskapet.

Publisert

Cadence Design Systems, Inc. lanserte fredag kveld emuleringssystemet Palladium Z3 og FPGA prototypingssystemet Protium X3 FPGA, en helt ny digital tvilling-plattform som skal takle økende designkomlepksitet.

Forgjengerne har allerede blitt brukt i lang tid av selskaper innen kunstig intelligens, bilteknologi, hyperskala, nettverk og mobilbrikker. De nye versjonene er rettet mot de største designene med flere milliarder porter, og skal gi dobbel kapasitet og halvannen gang raskere ytelse sammenlignet med foregående versjoner.

– Tredje generasjon Palladium og Protium er kjernekomponenter i Cadence Verification Suite og fungerer sømløst med den AI-drevne Verisium verifikasjonsplattformen, opplyser Paul Cunningham, leder for System Verification Group hos Cadence.

Palladium Z3- og Protium X3-systemene tilbyr økt kapasitet og skalerer fra jobbstørrelser på 16 millioner porter til 48 milliarder porter, slik at de største SoC-ene kan testes som en helhet i stedet for bare delmodeller, noe som skal sikre riktig funksjonalitet og ytelse.

Systemene drives av NVIDIA BlueField DPU og NVIDIA Quantum InfiniBand nettverksplattformer og opprettholder kongruens ved overgang mellom de to systemene og overgang fra virtuelle til fysiske grensesnitt og omvendt. Palladium Z3-systemet akselererer maskinvareverifisering, og gjennom funksjonell og grensesnittkongruens kan modeller raskt bringes opp i Protium X3-systemet for akselerert programvarevalidering.

Med Palladium Z3-systemets nye domenespesifikke apper har brukere tilgang til det et komplett tilbud for å administrere økende system- og halvlederdesignkompleksitet, forbedre systemnivånøyaktigheten og akselerere laveffektverifisering. De domenespesifikke appene inkluderer bransjens første 4-stats emuleringsapp, Real Number Modeling App og Dynamic Power Analysis App.

– Etter hvert som SoCer blir mer komplekse, er skalerbare validerings- og verifikasjonsverktøy som muliggjør massiv programvaretesting før tapeout mer kritisk enn noen gang, sier Tran Nguyen, seniordirektør for designtjenester i Arm, i en kommentar til lanseringen. – De siste maskinvareverifiseringsplattformene og verktøyene fra Cadence utløser innovasjon innen Arm IP-design for AI, bilindustrien og datasenterapplikasjoner, og vi ser frem til hvordan dette vil komme våre felles kunder til gode.

– For at AMD skal levere på ledende databehandlingsprodukter kreves det at vi samler en mengde pre-silisiumløsninger og teknikker for å møte omfanget av verifikasjonsutfordringen, kommenterer Alex Starr, Corporate Fellow, AMD. – Cadence Palladium Z3- og Protium X3-systemer utvider mulighetene våre mellom emulering og egen prototyping for å forbedre designproduktiviteten og møte tid-til-marked-mål. Vårt samarbeid med Cadence inkluderer også AMD Versal Premium VP1902 adaptive SoC i Protium X3-systemet som samt AMD EPYC-prosessorbaserte vertsservere kvalifisert for både Palladium Z3- og Protium X3-systemene for å muliggjøre høy kapasitet med ytelse og skalerbarhet på neste nivå, fremholder han.

Palladium Z3- og Protium X3-systemene er en del av den bredere Cadence Verification Suite og støtter selskapets Intelligent System Design-strategi for SoC-design. Systemene har blitt distribuert hos utvalgte kunder, med generell tilgjengelighet forventet i 3. kvartal 2024. For mer informasjon om de nye Palladium Z3- og Protium X3-systemene, se også www.cadence.com/go/dynamicduo3.

 

Powered by Labrador CMS